益華電腦(Cadence Design Systems)宣布,其全套數位及簽核流程及客製/類比工具取得TSMC的N6及N5/N5P製程技術認證。此套Cadence工具亦獲得最新的N6及N5/N5P設計規則手冊(DRM)與電路模擬(SPICE)認證,有助於推動下世代手機應用發展。Cadence及TSMC已攜手與客戶啟動N6的生產設計及測試晶片合作,並積極與N5 / N5P客戶討論互動。

此認證的工具支援Cadence智慧系統設計策略,使客戶實現卓越的SoC設計。Cadence的完整流程確保所有工具之間無縫接軌。透過下載相應的N6及N5/N5P製程設計套件(PDK),客戶能即時啓動設計專案。

N6、N5及N5P數位及簽核工具認證

Cadence提供獲TSMC的N6及N5/N5P製程技術認證,完整的數位設計實現及簽核工具流程,全套流程包括Innovus設計實現系統、Liberate Characterization、Liberate Variety統計特性分析解決方案、Quantus萃取解決方案、Tempus時序簽核解決方案、Voltus IC電源完整性解決方案以及Pegasus驗證系統。此外,Genus合成解決方案亦支援這些製程技術。

Cadence數位及簽核工具完整流程亦支援EUV,為客戶提供最佳的功率、性能及面積(PPA)。Cadence工具同時新增強化以下功能,包括擴大EUV層支持、後段製程(BEOL)層模組及中段製程(MEOL)功能。

N6及N5/N5P 客製/數位工具認證

經TSMC的N6及N5/N5P製程技術認證的Cadence客製/數位工具,包括Spectre加速平行模擬器(APS)、Spectre X、Spectre分割模擬器(XPS)、Spectre RF選項、Spectre電路模擬器以及Voltus-Fi 客製電源完整性解決方案,以及由Virtuoso繪圖編輯器、Virtuoso佈局套裝及Virtuoso ADE產品套裝組成的Virtuoso客製IC設計平台。

TSMC先進製程技術的客製/數位增強功能,結合了加速的客製布局及路由方法,使客戶能夠提高生產率並滿足功率、密度及電遷移要求。N6已啟用通用的多網格鎖點及顏色引擎支援功能,除此之外,為N5 / N5P的啟用更擴大設計規則約束的支援,亦通過基於面積的規則、不對稱上色規則、電壓依賴規則(VDR)、及模擬單元支援,包括保護環及虛擬插入。