我們的專案是設計一個具有1MHz~40MHz射頻(RF)掃頻輸出的訊號產生器。由於無法製作一個可涵蓋40MHz~1MHz頻率範圍的可掃描單一訊號源,因此我採用以下方案來設計。

20190709TA31P1 圖1 掃頻VCO原理框架圖。

該設計採用一個工作於71MHz~110MHz的掃頻壓控振盪器(VCO),頻率範圍僅為1.55~1。該振盪器的輸出對固定頻率70MHz本地振盪器進行外差,然後採用低通濾波器提取差頻。

這種方法非常有效,除了在設計過程中發生以下的意外。

我為我的環路混頻器(我稱之為「混音卡」)畫了一個原理圖,並將原理圖提供給指定公司的設計和繪圖部門,他們專門安排了電路板佈局人員來配置。最後我看到的草圖如圖2所示。

20190709TA31P2 圖2 一個糟糕且無法使用的佈局。

他將所有電阻放在一個角落,所有電容放在第二個角落,幾個電晶體放在第三個角落,環形混頻器和寬頻變壓器放在第四個角落,然後將所有這些元件透過細銅箔線連接起來。整個設計最後看起來就像一鍋新鮮出爐的粉絲,有點無序的粉絲。

當我告訴這個小夥子他的設計不可接受時,他回答說,「嘿!我已經這樣做了25年了!」。他看起來不過30歲左右,這意味著幼稚園時期他就是個神童了,我對此深表懷疑。

我推翻了他的設計,將我用於製作麵包板的佈局給他,堅持讓他依這個來佈局;顯然,一開始我就應該這樣做。

最近,一位煩惱的同事談起了他的類似遭遇,這讓我想起這件事。有一天這種事情也可能發生在你身上,不要氣餒,只要堅定信心,就能處理好。

(參考原文: Circuit board layout drama: swept frequency VCO,by John Dunn)