新思科技宣布其電路模擬器將納入原生環境(native environment),以進行模擬管理及分析。該原生環境將在HSPICER、FineSim及CustomSim模擬器2016.03版本中釋出,提供全方位解決方案,提升類比驗證的效能,並讓設計人員能充分採用新思科技SPICE和FastSPICE模擬器的先進功能,同時免除對第三方類比設計環境的依賴。


新思科技的先期合作客戶──三星電子,其系統大規模整合部門(System LSI Business)已透過FineSim SPICE電路模擬器針對該新環境進行評估,並佈署於其類比設計環境中。


先進節點設計的作業涵蓋了大範圍的電壓、運作條件,以及具備大量操作模式。為了在不同操作狀況下檢驗電路,設計團隊必須進行數千次模擬手續,並從大量資料中匯整。為了因應這日漸增加的複雜性,新思科技開發出一套以圖形使用者介面為基礎(GUI-based)的全方位電晶體層級(transistor-level)模擬技術,其具有的分析環境可與電路模擬器深度整合,無須仰賴第三方類比設計環境即能進行模擬驗證。


該原生環境的主要特色包括: ‧以網表為基礎(netlist-based)的流程,可直接匯入SPICE、Verilog 和DSPF ‧針對多重測試平台及蒙地卡羅(Monte Carlo)分析的邊界條件(corner)和掃描(sweep)提供統一設定 ‧針對批次模式(batch mode)的模擬提供高階作業分配及監測 ‧與新思科技Custom WaveView?圖示波形顯示(graphical waveform viewer)整合,可因應大量的波形後製處理(post-processing) ‧自動化回歸功能搭配業界標準TCL編程語言(scripting language) ‧為以網表為基礎的導覽(navigation)、交互探測(cross-probing)和語法檢查(syntax checking)提供具語言敏銳度(language-sensitive)的文字編輯器 ‧先進的視覺資料導覽和資料探勘功能,如圖表、統計分析、柱狀圖和散佈圖 ‧能產生詳盡的報表,包含網路版HTML格式文件


新思科技並發表「利用新思模擬及分析環境(SAE)改善類比驗證效能」線上研討會,內容包括SAE的介紹以及其可提升效能和產能的關鍵特色;其中,拓朗半導體(Altera)也將分享他們如何透過SAE分析和驗證功能提升先進節點設計的效能。此線上研討會內容可於新思科技官網供隨選收看。